Percobaan 1 Kondisi 12
Buatlah rangkaian seperti gambar percobaan 1 dengan output di output di batasi sampai 1011
4. Prinsip Kerja [kembali]
Pada rangkaian terdiri dari 7 buah switch SPDT yang masing-masing terhubung dengan VCC dan ground, 4 buah JK flip-flop yang dihubungkan secara seri. Switch 1 sampai 4 terhubung ke kaki set tiap JK flip flop, kemudian switch 5 terhubung ke gerbang AND yang terhubung ke kaki clock sehingga input pada clock merupakan output dari gerbang AND. Switch 6 terhubung ke kaki J dan kaki K yang dihubungkan dengan gerbang NOT. Switch 7 terhubung ke kaki R tiap-tiap JK flip flop. Input kaki RS pada JK flip-flop berlogika 1 sehingga tidak mempengaruhi output dari JK flip-flop.Rangkaian percobaan ini merupakan rangkaian Shift Register SISO (Serial In Serial Out). Maksud dari SISO adalah, input diberikan oleh 1 sumber dan output juga 1. Artinya JK flip-flop kedua menunggu inputan dari output JK flip-flop pertama. Karena menunggu inputan dari output JK flip-flop ini, shift register dapat menyimpan memori. Perubahan input dan output JK inilah yang disebut pergeseran.
5. Link Download [kembali]
Tidak ada komentar:
Posting Komentar