Tugas Pendahuluan 1 Modul 3



1. Kondisi
 [kembali]

    Percobaan 1 Kondisi 4

Buatlah rangkaian seperti gambar percobaan 1 dengan menggunakan RS flip flop dan output 4 bit.

2. Rangkaian 
[kembali]

    Percobaan 1 Kondisi 4


3. Video [kembali]

    Percobaan 1 Kondisi 4

4. Prinsip Kerja [kembali]

    Percobaan 1 Kondisi 4

Pada rangkaian ini terdiri atas 4 buah RS flip flop yang saling terhubung (dapat dilihat pada gambar diatas). Rangkaian ini merupakan rangkaian counter Asyncronous, karena pada rangkaian ini menggunakan masukan untuk sinyal clock sebelumnya. 

Rangkaian ini merupakan rangkaian  counter Asyncronous output 4 bit dimana terdiri dari 4 buah RS FF dimana masing FF itu menyatakan satu bit. Pada rangkaian input bernilai 1 dihubungkan ke kaki R-S FF, dimana R-S pada rangkaian yaitu active low dimana jika input berlogika 0 baru aktif. Karena pada rangkaian inputnya bernilai 1 maka tidak aktif, sehingga hasil outputnya bergantung pada input CLK ketika fall time. Dimana kaki CLK pada FF pertama dihubungkan dengan DCLOCK dan input untuk CLK FF selanjutnya dihubungkan dengan output FF sebelumnya.  Semua output Q pada rangkaian dihubungkan dengan logic probe  yang mana menghasilkan output bilangan biner 0000, 0001, 0010, 0011, 0100, 0101, 0110, 0111, 1001, 1010, 1011, 1100, 1101, 1110, 1111. 

5. Link Download [kembali]
    Link Download Rangkaian Percobaan 1 kondisi 4 [disini]
    Link Download Video Percobaan 1 kondisi 4 [disini]
    Link Download HTML [disini]
    Link Download Datasheet JK FF [disini]

Tidak ada komentar:

Posting Komentar